组合逻辑:数字电路中的一种逻辑类型,其输出仅由当前输入决定,不依赖过去状态,也不包含存储元件(如触发器)。常见例子有加法器、译码器、多路复用器等。(注:与之相对的是 sequential logic“时序逻辑”,会受时钟与状态影响。)
/ˌkɑːmbɪˈneɪʃənəl ˈlɑːdʒɪk/
Combinational logic circuits produce outputs based only on current inputs.
组合逻辑电路的输出只取决于当前输入。
In a CPU, combinational logic is used extensively in the arithmetic logic unit to compute results without storing internal state.
在 CPU 中,算术逻辑单元大量使用组合逻辑来计算结果,而不存储内部状态。
combinational 来自 combine(“组合、合并”),表示“由多个部分组合而成的”;logic 源自希腊语 logos(“推理、言说”),在电子工程语境中指“逻辑运算/逻辑电路”。合在一起,combinational logic 强调“用逻辑门把输入组合起来得到输出”,且不涉及记忆与时序。